Digitaltechnik und Entwurfsverfahren, WS15/16, Vorlesung

Digitaltechnik und Entwurfsverfahren, WS15/16, Vorlesung

Podcast door Karlsruher Institut für Technologie (KIT)

Digitaltechnik und Entwurfsverfahren, WS15/16, Vorlesung

Probeer 7 dagen gratis

€ 9,99 / maand na proefperiode.Elk moment opzegbaar.

Probeer gratis

Alle afleveringen

23 afleveringen
episode Digitaltechnik und Entwurfsverfahren, WS 2015/2016, gehalten am 03.02.2016, Vorlesung 23 artwork
Digitaltechnik und Entwurfsverfahren, WS 2015/2016, gehalten am 03.02.2016, Vorlesung 23

23: Vorlesung | 0:00:00 Starten 0:00:18 Korrektur: 4-Bit-Register aus D-Fliplops mit Freigabesignal 0:04:03 Kapitel 5.2.1 Division 0:15:42 Kapitel 5.3 Register-Transfer-Ebene 0:19:23 Kapitel 5.3.1 Schaltalgebra für Binärwörter 0:27:46 Kapitel 5.3.2 Logische Bausteine der RT-Ebene 0:30:40 Kapitel 5.4 Arithmetisch-logische Einheit (ALU) 0:44:20 Zusammenfassung: TI

23 feb 2016 - 45 min
episode Digitaltechnik und Entwurfsverfahren, WS 2015/2016, gehalten am 01.02.2016, Vorlesung 22 artwork
Digitaltechnik und Entwurfsverfahren, WS 2015/2016, gehalten am 01.02.2016, Vorlesung 22

22: Vorlesung | 0:00:00 Starten 0:00:10 Kapitel 5.1 Addition und Subtraktion 0:01:55 Kapitel 5.1.1 Voll- und Halbaddierer 0:08:07 Kapitel 5.1.2 Caryy-Rippel-Addierer 0:11:35 Kapitel 5.1.3 Carry-Lookahead-Addierer 0:20:14 Kapitel 5.1.4 BCD-Addierer 0:31:05 Kapitel 5.1.5 Subtraktion 0:38:11 Kapitel 5.2 Multiplikation und Division 0:38:56 Kapitel 5.2.1 Allgemeine Multiplikation 0:40:36 Kapitel 5.2.2 Parallele und serielle Multiplikation 0:59:56 Kapitel 5.2.3 Multiplikation für Festkomma-Zahlen

08 feb 2016 - 1 h 8 min
episode Digitaltechnik und Entwurfsverfahren, WS 2015/2016, gehalten am 27.01.2016, Vorlesung 21 (Übung 6) artwork
Digitaltechnik und Entwurfsverfahren, WS 2015/2016, gehalten am 27.01.2016, Vorlesung 21 (Übung 6)

21: Übung | 0:00:00 Starten 0:01:09 Entwurf von Schaltwerken 0:09:37 Kodierte Ablauftabelle 0:13:45 Flipflop-Ansteuertabelle 0:16:44 Aufgabe 1 0:17:35 Aufgabe 1.1 0:23:48 Aufgabe 1.2 0:27:15 Aufgabe 1.3 0:31:21 Aufgabe 1.4 0:41:18 Aufgabe 1.5 0:43:28 Aufgabe 1.6 0:45:04 Aufgabe 2 0:50:09 Aufgabe 3 1:05:15 Aufgabe 4

01 feb 2016 - 1 h 10 min
episode Digitaltechnik und Entwurfsverfahren, WS 2015/2016, gehalten am 25.01.2016, Vorlesung 20 artwork
Digitaltechnik und Entwurfsverfahren, WS 2015/2016, gehalten am 25.01.2016, Vorlesung 20

20: Vorlesung | 0:00:00 Starten 0:00:10 Kapitel 4.4.5: Beispiel: Folgenerkenner 0:00:22 Verbale Aufgabenstellung 0:01:52 Technische Randbedingungen 0:02:15 Formalisierung der Aufgabe 0:04:56 Automatengraph 0:05:48 Automatentabelle 0:07:06 Zustandskodierung 0:07:47 Kodierte Ablauftabelle 0:10:22 Ansteuerfunktionen der Flipflops 0:11:41 Ausgabefunktion 0:11:54 Realisierung des Schaltwerks mit den gegebenen Bauelementen 0:12:53 Kapitel 4.5: Spezielle Schaltwerkbausteine 0:13:16 Einleitung 0:13:36 Kapitel 4.5.1: Register 0:14:35 4-Bit-Registers aus D-Flipflops mit Freigabesignal 0:15:22 Kapitel 4.5.2: Schieberegister 0:16:48 Serien-Parallelwandlung 0:17:25 Schieberegister 0:17:41 Schieberregister mit parallelen Eingängen 0:18:13 Schieberegister: Division/Multiplikation mit 2 0:19:17 Schieberegister: Umlaufspeicher/Ringzähler 0:19:44 Konkreter Baustein: 74LS194 0:20:07 Funktionsmodi des 74LS194 0:20:38 Betriebsarten des Schieberegisters 0:21:06 Kapitel 4.5.3: Zähler 0:21:27 Aufgaben in digitalen Systemen 0:22:14 Grundlegendes Übergangsdiagramm 0:22:42 Anmerkungen 0:23:12 Schaltsymbole 0:23:50 Beispiel: Synchroner 3-stelliger Duahlzähler 0:29:58 Herleitung 0:37:13 Asynchrone Zähler (Ripple Counter) 0:41:58 Nachteile asynchrone Zähler 0:42:46 Partitionieren 0:44:21 Kapitel 4.5.4: Programmierbare Bausteine 0:44:35 Einleitung 0:45:05 NAND-Gatter im Gate-Array-Entwurfsstil 0:46:04 Aufbau eines MPGA (ASIC) 0:46:27 MPGA & ASIC: Vor- und Nachteile 0:46:59 Prinzipieller Aufbau eines FPGAs 0:48:00 Aufbau eines FPGA-Bausteins 0:48:18 Xilinex Virtex FPGA Model 0:48:37 CLB (Configurable Logic Block) eines XILINX Virtex-FPGAs 0:48:42 FPGAs und MPGAs 0:49:19 FPGAs 0:49:30 Der Entwurfsprozeß mit FPGAs 0:50:00 Entwurf mit FPGAs 0:50:54 Kapitel 5: Rechnerarithmetik 0:51:46 Einleitung 0:52:04 Kapitel 5.1: Addition und Subtraktion 0:52:41 Addition von Festkomma-Dualzahlen 0:53:15 Addition von Gleitkommazahlen 0:53:30 Kapitel 5.1.1: Voll- und Halbaddierer 0:53:33 Halbaddierer 0:54:57 Volladdierer 0:57:27 Schaltnetz und Schaltsymbol 1:00:11 Serielle Addition (Papier- und Bleistift-Methode)

01 feb 2016 - 1 h 1 min
episode Digitaltechnik und Entwurfsverfahren, WS 2015/2016, gehalten am 20.01.2016, Vorlesung 19 artwork
Digitaltechnik und Entwurfsverfahren, WS 2015/2016, gehalten am 20.01.2016, Vorlesung 19

19: Vorlesung | 0:00:00 Starten 0:00:10 Kapitel 4.3.2: D-Flipflop 0:00:39 D-Latch 0:02:25 Ansteuertabelle des D-Latch 0:02:53 Pegelgesteuertes synchrones D-Flipflop 0:05:04 Taktflankengesteuertes D-Flipflop 0:08:18 Funktionsweise 0:08:30 Anmerkungen 0:09:22 Einflankengesteuertes D-Flipflop 0:10:12 Nebenbetrachtung 0:12:52 D-Flipflops 0:13:14 Schaltwerke mit D-Flipflops 0:14:38 Funktionsweise 0:14:48 Schaltwerke mit D-Latches 0:16:50 Funktionsweise 0:17:09 Folgerung 0:18:49 Zusatzbetrachtung für flankengesteuerte Flipflops 0:19:11 Setzzeit (Setup-) und Haltezeit (Hold-Time) 0:20:44 Zweiflankengesteuerte Flipflops 0:21:23 Zweiflankengesteuertes D-Flipflop 0:25:11 Kapitel 4.3.3: JK-Flipflop 0:25:20 Das JK-Flipflop 0:27:24 Beispiel: Entwicklung eines JK-Flipflops aus einem D-Flipflop 0:32:55 JK-Flipflops aus einem D-Flipflop 0:33:16 Schaltbild des synchronen JK-Flipflops 0:34:11 Ansteuertabelle 0:36:25 Herleitung der Ansteuertabellen 0:38:02 Beispiel: Asynchron rücksetzbares JK-Flipflop 0:42:00 Kapitel 4.3.4: T-Flipflop 0:42:15 Das T-Flipflop 0:42:36 T-Flipflop aus JK-Flipflop 0:43:30 T-Flipflop: Verkürzte Funktionstabelle 0:44:23 T-Flipflop: Ansteuertabelle 0:45:01 Zusammenfassung Flipflops 0:46:03 Wichtiges Hilfsmittel: Ansteuertabellen 0:48:02 Kapitel 4.4: Entwurf synchroner Schaltwerke 0:48:49 Einleitung 0:49:01 Serienaddierer 0:50:04 Kapitel 4.4.1: Aufstellen des Automatengraphen 0:50:11 Beispiel des Serienaddierers 0:52:11 Blockschaltbild des Serienaddierers 0:52:55 Automatengraph 0:55:41 Kapitel 4.4.2: Aufstellen der Automatentafel 0:55:59 Automatentafel des Serienaddierers 0:57:07 Stabile/Instabile Zustände 0:58:07 Kapitel 4.4.3: Wahl der Zustandskodierung 0:59:20 Zustandskodierung beim Serienaddierer 1:00:22 Kapitel 4.4.4: Ausgabe- und Übergangsschaltnetze 1:00:31 Erzeugen der Ausgabe- und Übergangsschaltnetze 1:00:42 Kodierte Ablauftabelle 1:02:17 Anmerkungen 1:03:01 Wahl des Flipflop-Typs 1:03:20 Ansteuerung des Flipflops 1:04:54 Minimierte Ausgangs- und Ansteuernetze 1:07:46 Realisierung des Serienaddierers 1:12:35 Kapitel 4.4.5: Beispiel: Folgenerkenner 1:12:43 Verbale Aufgabenstellung 1:13:31 Technische Randbedingungen 1:13:43 Formalisierung der Aufgabe 1:16:31 Automatengraph 1:20:03 Automatentabelle 1:21:03 Zustandskodierung 1:21:38 Kodierte Ablauftabelle 1:24:43 Ansteuerfunktionen der Flipflops 1:27:15 Ausgabefunktion 1:27:30 Realisierung des Schaltwerks mit den gegebenen Bauelementen

26 jan 2016 - 1 h 28 min
Super app. Onthoud waar je bent gebleven en wat je interesses zijn. Heel veel keuze!
Makkelijk in gebruik!
App ziet er mooi uit, navigatie is even wennen maar overzichtelijk.

Probeer 7 dagen gratis

€ 9,99 / maand na proefperiode.Elk moment opzegbaar.

Exclusieve podcasts

Advertentievrij

Gratis podcasts

Luisterboeken

20 uur / maand

Probeer gratis

Alleen bij Podimo

Populaire luisterboeken